2.2 Stratix II FPGA的I/O端口供电电路
因Stratix II内核供电分为锁相环模拟电源和内核数字电源两种,其中锁相环所需电源要求纯净、稳定,所以在MAX1951输出的后端可用两个磁珠对模拟和数字电源进行隔离,并对PLL模拟电路再次进行滤波,同时在FPGA器件周围放置相应数量的0.1μF的引脚滤波电容。
Stratix II FPGA的I/O与PD的供电要求不怎么严格,所以可接成共电3.3VD,经估算,其最大工作电流为0.1A。因此,按照本文所提供的关系式可以很容易地得出其输入输出滤波网络的参数,图3所示是用MAX1951设计的Stratix II FPGA系统的I/O口供电电路。