其中IM2为一级运放的偏置电流,IM6为二级运放的电流。可以看出为了减小运放的功耗,偏置电流应尽可能的小,但是随着电流的减小又会带来运放转换速率的减小,这需要根据设计要求进行一个折中的考虑。
5 设计实现与仿真
这次的设计中,我们采用了Chartered 0。35umCMOS 工艺,利用Spectre 对电路进行仿真分析[6] 。传统放大器因为阈值电压的影响,因此工作在± 2。5V 电压下,而采用了准浮栅技术以后,可以使电路工作在1。2V 的低压环境下,对运放做交流分析,表1 是传统放大器与改进以后的放大器性能的比较,通过比较可以看出与我们前面分析的结果一致。根据仿真的幅频和相频特性,如图5 所示,在保持增益,降低功耗的情况下,单位增益带宽较小,但也可以满足设计要求,相位裕度增加从而使系统稳定性增加。并由瞬态分析(如图6),在降低电压和电流的情况下,摆幅依然可以到达一个理想的值。仿真结构表明这样的一个放大器可以适合在低压低功耗的环境下应用。
6 结论
准浮栅技术不仅能够实现模拟电路对低电源电压的要求,而且与标准的CMOS 技术兼容,因此是目前阶段最有效的实现低功耗的方法,具有很大的开发潜力。本文运用了准浮栅技术对传统的两级运算放大器进行了改进,在1。2V 的电源电压下可以实现一个各方面性能都不错的,且功耗只为8。75μW 的两级运算放大器。
本文作者创新点:利用准浮栅技术应用于传统两级运算放大器,使电路在电源电压降低的情况下,各项技术指标均可达到期望值,而功耗极大地减小,适应了目前集成电路对低功耗的要求。